Android

AMD снизит скорость работы часов в 12-ядерных чипах

Настя и сборник весёлых историй

Настя и сборник весёлых историй
Anonim

Предстоящие 12-ядерные чипы Advanced Micro Devices будут использовать ту же мощность, что и существующие шестиядерные чипы, но будут иметь уменьшенные тактовые частоты, заявил официальный представитель компании в понедельник.

Предстоящие 12-ядерные серверные чипы компании под кодовым названием Magny-Cours поставили два шестиядерных чипа в одном пакете. Такой же кремний используется в существующих шестиядерных чипах под кодовым названием Istanbul, которые являются частью линейки серверных процессоров Opteron. AMD разработала микросхемы Magny-Cours для достижения такой же мощности, как и чипы в Стамбуле, сказал Пат Конвей, член технического персонала AMD, в презентации на конференции Hot Chips в Стэнфордском университете.

Отвечая на вопрос аудитории о том, как Magny- Курс с двумя чипами будет использовать ту же мощность, что и один чип в Стамбуле, сказал Конвей, что AMD сокращает тактовую частоту Magny-Cours и добавляет, что функции управления питанием добавляются.

Однако Conway отказалась комментировать потенциальные тактовые частоты 12-ядерных чипов в ответ на вопрос. «Это подробная информация, которую мы собираемся сэкономить для запуска продукта», - сказал Конвей. Чипы нацелены на серверы и должны появиться в первом квартале 2010 года.

Производители чипов, такие как Intel и AMD, вернулись к добавлению ядер для повышения производительности чипов в начале десятилетия, поскольку сработавшая тактовая частота привела к чрезмерному рассеиванию тепла и энергопотребление.

Даже несмотря на то, что тактовые частоты упадут, чипы Magny-Cours упакуют больше производительности по сравнению с существующими чипами Opteron, сказал Конвей. Конвей сказал, что больший кеш и увеличенные ядра ускорят работу серверов. Например, сервер сможет быстрее выполнять задачи в виртуализированных средах с большим количеством ядер, что позволяет серверам размещать большее количество виртуальных машин.

Конвей также рассказал о более мелких деталях в чипе Magny-Cours. По словам Конвей, две шестиядерные чипы соединены четырьмя гиперпотоковыми межсоединениями и нацелены на двух- и четырехпроцессорные серверы. Он включает в себя в общей сложности 12 МБ кэша L3, причем каждое ядро ​​поддерживает 512 Кбайт кэша L2. Микросхемы будут производиться с помощью технологии AMD GlobalFoundries, используя существующую 45-нанометровую технологию.

AMD также работает над новой архитектурой чипов x86 под кодовым названием Bulldozer. Архитектура будет использоваться в чипах, изготовленных с использованием 32-нм процесса в 2011 году. Компания выпустила 16-ядерный чип с кодовым названием Interlagos для выпуска в 2011 году.